|
XENIA | |
2008-05-30 | |
XENIA je zařízení určené vývojářům pracujícím s programovatelnými logickými obvody firmy Xilinx. Obsahuje špičkový emulátor sériových konfiguračních pamětí pro programovatelná hradlová pole (FPGA) a JTAG programátor pro CPLD kompatibilní s Xilinx Parallel Cable. Sériové konfigurační paměti se velmi často používají jako zdroj konfiguračních dat pro FPGA v aplikacích, kde FPGA pracuje samostatně. Tyto součástky jsou sice velmi užitečné, ale jsou programovatelné buď pouze jednou nebo s omezeným počtem cyklů. Také manipulace s nimi bývá při vývoji zařízení nepohodlná. Se zařízením XENIA tyto nevýhody odpadají. XENIA navíc obsahuje i JTAG programátor s podporou 2,5V, 3,3V a 5V logiky, a to vše za velmi nízkou cenu. XENIA emuluje sériové konfigurační paměti Xilinx řady XC1700L, XC1700E, XC17S00, XC17S00XL, XC17S00A a XC18V00 (při použití redukce XEN18V). JTAG interface podporuje všechna CPLD Xilinx - XC95xx i CoolRunner. Emulátor je určen pro aplikace s napájecím napětím 5V, 3,3V a 2,5V, kapacita paměti emulátoru je 32Mbit, což plně vyhoví všem existujícím FPGA firmy Xilinx (Virtex, Virtex 2.5V, Spartan/XL, Spartan II, XC4000E/XLA, XC5200, XC3000A/L, atd.). Výhodou je i velmi rychlý přenos dat do aplikace (celá paměť během několika sekund). Mezi emulátorem a cílovou aplikací je implementována rychlá přepěťová ochrana až do napětí 12V. Díky možnosti bateriového napájení je možné konfigurovat i aplikace ve špatně přístupných místech (není potřeba bezprostřední blízkost návrhářského PC u aplikace). Akumulátor 9V je zabudován v zařízení jako jeho standardní součást. Emulátor s rezervou pracuje i při frekvenci konfiguračních hodin CLK = 15MHz (fast configuration mode). Stav emulátoru je přehledně indikován pomocí LED. Datovým vstupem pro emulátor je soubor MCS ve formátu Intel-HEX, který se získá programem PROMGEN (součást návrhového prostředí Xilinx) ze souboru BIT. Navíc je implementováno i JTAG rozhraní kompatibilní s paralelním kabelem Xilinx, které podporuje napájecí napětí 5V i 3,3V. Pomocí JTAG je možno programovat, verifikovat a testovat obvody FPGA i CPLD (XC9500/XL, XCR - Cool Runner) přímo v systému. |
Podporované součástky
Vlastnosti
Obsah dodávky
|
||
DownloadPro emulátor je k dispozici jak software pro DOS, který umožnuje ovládání z příkazové řádky (např. jako součást dávkových souborů nebo skriptů), tak software pro Windows. JTAG interface pak díky kompatibilitě s kabelem Xilinx lze provozovat přímo z návrhového systému (Project Manager nebo JTAGPGMR.EXE).
Windows:
XENIA11.ZIP (ZIP archiv, 262 114 byte) Uživatelská příručka (formát HTML). |
© ASIX s.r.o., 1991-2012. All rights reserved. |